# **Analisi ARM MMU in Gem5**

## Modalità di simulazione Gem5

- System Emulation mode
- Full system mode
  - Functional
  - Atomic
  - Timing

La nostra analisi si è concentrata su FullSystem Timing in quanto è l'unica configurazione che approssima il meno possibile il comportamento della mmu, specialmente nell'utilizzo della PTW in caso di TLB miss.

## **Struttura MMU**

Analisi ArmMMU.py e mmu.hh: la gestione sia del TLB che del table walker è divisa in istruzioni e dati

La struttura di memoria TLB è diviso in 2 livelli:

- L1 separato per istruzioni e dati
- L2 condiviso





### Sequence Diagram MMU Timing



MMU viene attivata da

una simulazione timing.

TLB di primo livello di

tradurre l'indirizzo

virtuale ricevuto.

Per prima cosa richiede al

Il primo livello (L1) fallisce, quindi chiede al secondo livello (L2), che fallendo a sua volta ritorna una MISS.

MMU a questo punto richiede l'intervento del page table walker per ottenere l'indirizzo.



PTW va ad inserire nel TLB dello stage 1 livello 1

Inoltre TLB1\_L1 inserisce

la entry richiesta.

la stessa table entry anche nel livello 2.



TLB1\_L2 Page Table Walker S1 TLB1 L1 multiInsert() Una volta che il processo opt [if not partial] di aggiunta nel TLB da parte del PTW si insert() conclude, MMU chiede nuovamente la traduzione al TLB, che a questo punto ritorna la table entry di primo livello. NoFault lookup() multiLookup()

Dopo aver ricevuto la table entry. Si controlla che ci sia il bisogno si una richiesta anche al TLB stage 2 e che non ci siano problemi di permessi con la entry richiesta. MMU procede ad interrogare il second stage TLB per completare la traduzione.



neckpermissions Page Table, Walker\_S1 Page Table TLB1 L1 TLB1 L2 TLB2 s2\_lookup->getTe() getTE() lookup() Assumiamo che la entry nel TLB stage 2 sia già multiLookup() presente (senza dover fare un'altra page table walk uguale alla assume the entry is already in the stage 2 TLB (avoiding precedente, ma the table walk) attraverso il PTW\_2) e la table entry ci venga data subito in seguito ad una lookup() match() HIT. checkPromotion() [table entry] s2 lookup->mergeTe()



```
2 #include <stdlib.h>
                               3 #include <sys/mman.h>
                               4 #include <gem5/m5ops.h>
Codice usato per la simulazione
                               7 int main()
Il codice va a creare un
                               8 {
                                         m5 checkpoint(0, 0);
                               9
checkpoint della simulazione FS,
                              10
                                          m5 reset stats(0, 0);
così che poi rilanceremo con i
                              11
debug flag attivi.
                              12
                                          int *val1 = malloc(sizeof(int));
                                          int *val2 = mmap(NULL, sizeof(int), PROT READ | PROT WRITE,
                              13
                                                            MAP PRIVATE | MAP ANONYMOUS, 0, 0);
                              14
                              15
                                          *val1 = 0:
                              16
                                          *val2 = 0:
                              17
                              18
                              19
                                          m5 dump stats(0, 0);
                              20
                                          m5 exit(0);
                              21
                                          return 0:
                              22 }
```

command line: ./gem5/build/ARM/gem5.opt --debug-flags=TLB,TLBVerbose,PageTableWalker
gem5/configs/example/arm/starter\_fs.py --restore m5out/cpt.67018537524750/

1 #include <stdio.h>

### Output della simulazione FS con cpu atomic:

Viene richiesto al tlb di primo livello dedicato alle istruzioni (itb) di tradurre l'indirizzo 0x40080c.

A seguito di una miss si cerca una entry (anche parziale) nel tlb di secondo livello (I2\_shared), un tlb più capiente e più lento, tuttavia si va incontro a miss anche in quel caso. Quindi non essendoci altri livelli di tlb si inizia la page walk.

```
5000: cpus.mmu: translateFs addr 0x40080c, mode 2, st2 0, scr 0x30531 sctlr 0x3475d91d flags 0x100 tranType 0x0
5000: cpus.mmu: Translating VA=0x40080c context=11
5000: cpus.mmu.itb: Lookup 0x40080c, asn 0xb -> miss vmn 0x0 hyp 0 secure 0 ppn 0 size: 0 pa: 0 ap:0 ns:0 nstid:0 g:0 asid: 0 el: 0
5000: cpus.mmu.itb:
Passo al livello dopo di questo stage

5000: cpus.mmu.l2_shared: Lookup 0x40080c, asn 0xb -> miss vmn 0x0 hyp 0 secure 0 ppn 0 size: 0 pa: 0 ap:0 ns:0 nstid:0 g:0 asid: 0 el: 0
```

Per prima cosa la page walk delle istruzioni (itb\_walker) cerca nel primo livello della translation table L1 e trovo la traduzione parziale.
Successivamente recupero l'indirizzo della entry di L2 tramite l'indirizzo parziale trovato in L1.

```
5000: cpus.mmu: TLB Miss: Starting hardware table walker for 0x40080c(11:0)
5000: cpus.mmu.itb_walker: creating new instance of WalkerState
5000: cpus.mmu.itb_walker: Beginning table walk for address 0x40080c, TCR:
0x32b5593519
5000: cpus.mmu.itb_walker: - Selecting TTBR0 (AArch64)
5000: cpus.mmu.itb_walker: Fetching descriptor at address: 0xfb89e000 stage2Reg: 0
5000: cpus.mmu.itb_walker: L1 descriptor for 0x40080c is 0xfba09003 (AArch64)
5000: cpus.mmu.itb_walker: Analyzing L1 descriptor: 0xfba09003, type: 1
5000: cpus.mmu.itb_walker: L1 descriptor points to L2 descriptor at: 0xfba09010 (ns)
5000: cpus.mmu.itb_walker: Inserting Table descriptor into TLB
5000: cpus.mmu.itb_walker: - N:30 pfn:0xfba09000 size:0x3fffffff qlobal:0 valid:1
5000: cpus.mmu.itb_walker: - vpn:0 xn:0 pxn:0 ap:3 domain:1 asid:11 vmid:0 hyp:0
nc:0 ns:1
5000: cpus.mmu.itb_walker: - domain from L1 desc:1 data:0xfba09003
5000: cpus.mmu.itb_walker:
La table walk proseque, inserisco la entry PARZIALE trovata
5000: cpus.mmu.itb_walker: Fetching descriptor at address: 0xfba09010 stage2Req: 0
5000: cpus.mmu.itb_walker: L2 descriptor for 0x40080c is 0xfbb8b003 (AArch64)
5000: cpus.mmu.itb_walker: Analyzing L2 descriptor: 0xfbb8b003, type: 1
5000: cpus.mmu.itb_walker: L2 descriptor points to L3 descriptor at: 0xfbb8b000 (ns)
5000: cpus.mmu.itb_walker: Inserting Table descriptor into TLB
5000: cpus.mmu.itb_walker: - N:21 pfn:0xfbb8b000 size:0x1fffff qlobal:0 valid:1
5000: cpus.mmu.itb_walker: - vpn:0x2 xn:0 pxn:0 ap:3 domain:1 asid:11 vmid:0 hyp:0
nc:0 ns:1
5000: cpus.mmu.itb_walker: - domain from L2 desc:1 data:0xfbb8b003
5000: cpus.mmu.itb_walker:
La table walk proseque, inserisco la entry PARZIALE trovata
```

Trovata la traduzione parziale di L2, si procede ad inserirlo nel tlb di secondo livello (l2\_shared).

Si prosegue nell'ultimo livello della translation table, il livello L3.

Una volta trovata l'ultima traduzione in L3, si inserisce la entry sia nel tlb di primo che di secondo livello.

Finita la page walk, si ripete la lookup del tlb che avrà sicuramente una hit.

```
5000: cpus.mmu.l2_shared: Inserting entry into TLB with pfn:0xfbb8b000 size:0x1fffff vpn: 0x2 asid:11 vmid:0 N:21 global:0 valid:1 nc:0 xn:0 ap:0x3 domain:0x1 ns:1 nstid:1 isHyp:0
5000: cpus.mmu.itb_walker: Fetching descriptor at address: 0xfbb8b000 stage2Req: 0
5000: cpus.mmu.itb_walker: L3 descriptor for 0x40080c is 0x20000080b8cfd3 (AArch64)
5000: cpus.mmu.itb_walker: Analyzing L3 descriptor: 0x20000080b8cfd3, pxn: 1, xn: 0, ap: 3, af: 1, type: 3
5000: cpus.mmu.itb_walker: memAttrsAArch64 AttrIndx:0x4 sh:0x3
5000: cpus.mmu.itb_walker: Inserting Page descriptor into TLB
5000: cpus.mmu.itb_walker: - N:12 pfn:0x80b8c size:0xfff global:0 valid:1
5000: cpus.mmu.itb_walker: - vpn:0x400 xn:0 pxn:1 ap:3 domain:1 asid:11 vmid:0 hyp:0 nc:0 ns:1
5000: cpus.mmu.itb_walker: - domain from L3 desc:1 data:0x200000080b8cfd3
5000: cpus.mmu.itb_walker:
```

5000: cpus.mmu.itb: Inserting entry into TLB with pfn:0x80b8c size:0xfff vpn: 0x400 asid:11 vmid:0 N:12 global:0 valid:1 nc:0 xn:0 ap:0x3 domain:0x1 ns:1 nstid:1 isHyp:0 5000: cpus.mmu.l2\_shared: Inserting entry into TLB with pfn:0x80b8c size:0xfff vpn: 0x400 asid:11 vmid:0 N:12 global:0 valid:1 nc:0 xn:0 ap:0x3 domain:0x1 ns:1 nstid:1 isHyp:0 5000: cpus.mmu.itb: Lookup.0x40080c asp.0xb -> bit vmp.0x0 byp.0 secure 0 ppn

5000: cpus.mmu.itb: Lookup 0x40080c, asn  $0xb \rightarrow hit$  vmn 0x0 hyp 0 secure 0 ppn 0x80b8c size: 0xfff pa: 0x80b8c80c ap:3 ns:1 nstid:1 g:0 asid: 11 el: 0

La table walk ha finito, inserisco la entry trovata

Dopo aver caricato la nuova entry seguono delle hit su quest'ultima

#### Inizio a tradurre nello stage 1

```
0, wxn: 0
5000: cpus.mmu: Setting memory attributes: shareable: 0, innerAttrs: 0, outerAttrs:
0, mtype: 2, stage2: 0
5250: cpus.mmu: CPSR is priv:0 UserMode:0 secure:0 S1S2NsTran:0
5250: cpus.mmu: translateFs addr 0x400728, mode 2, st2 0, scr 0x30531 sctlr
0x3475d91d flags 0x100 tranType 0x0
5250: cpus.mmu: Translating VA=0x400728 context=11
5250: cpus.mmu.itb: Lookup 0x400728, asn 0xb -> hit vmn 0x0 hyp 0 secure 0 ppn
0x80b8c size: 0xfff pa: 0x80b8c728 ap:3 ns:1 nstid:1 q:0 asid: 11 el: 0
5250: cpus.mmu:
Inizio a tradurre nello stage 1
5250: cpus.mmu: Checking S1 permissions: ap:3, xn:0, pxn:1, r:0, w:0, x:1, is_priv:
0. wxn: 0
5250: cpus.mmu: Setting memory attributes: shareable: 0, innerAttrs: 0, outerAttrs:
0, mtype: 2, stage2: 0
5500: cpus.mmu: CPSR is priv:0 UserMode:0 secure:0 S1S2NsTran:0
5500: cpus.mmu: translateFs addr 0x40072c, mode 2, st2 0, scr 0x30531 sctlr
0x3475d91d flags 0x100 tranType 0x0
5500: cpus.mmu: Translating VA=0x40072c context=11
5500: cpus.mmu.itb: Lookup 0x40072c, asn 0xb -> hit vmn 0x0 hyp 0 secure 0 ppn
0x80b8c size: 0xfff pa: 0x80b8c72c ap:3 ns:1 nstid:1 q:0 asid: 11 el: 0
```

5000: cpus.mmu: Checking S1 permissions: ap:3, xn:0, pxn:1, r:0, w:0, x:1, is\_priv:

Ad un certo punto si uscirà dal range di istruzioni presenti nella pagina tradotta dalla entry inserita precedentemente nel tlb itb. Tuttavia è possibile trovare una traduzione parziale nel tlb di secondo livello (I2\_shared), la quale era stata inserita durante la page walk precedente solo in questo tlb più capiente.

```
6750: cpus.mmu:
Inizio a tradurre nello stage 1

6750: cpus.mmu: Checking S1 permissions: ap:3, xn:0, pxn:1, r:0, w:0, x:1, is_priv: 0, wxn: 0

6750: cpus.mmu: Setting memory attributes: shareable: 0, innerAttrs: 0, outerAttrs: 0, mtype: 2, stage2: 0

7000: cpus.mmu: CPSR is priv:0 UserMode:0 secure:0 S1S2NsTran:0

7000: cpus.mmu: translateFs addr 0x405c40, mode 2, st2 0, scr 0x30531 sctlr 0x3475d91d flags 0x100 tranType 0x0

7000: cpus.mmu: Translating VA=0x405c40 context=11

7000: cpus.mmu.itb: Lookup 0x405c40, asn 0xb -> miss vmn 0x0 hyp 0 secure 0 ppn 0 size: 0 pa: 0 ap:0 ns:0 nstid:0 g:0 asid: 0 el: 0

7000: cpus.mmu.itb:
Passo al livello dopo di questo stage
```

7000: cpus.mmu.12\_shared: Lookup 0x405c40, asn 0xb -> hit vmn 0x0 hyp 0 secure 0 ppn

0xfbb8b000 size: 0x1fffff pa: 0x1f771600005c40 ap:3 ns:1 nstid:1 g:0 asid: 11 el: 0

7000: cpus.mmu: TLB Miss: Starting hardware table walker for 0x405c40(11:0)

Quindi si inizia la page walk, ma invece che partire dal primo livello della translation table, si parte dall'indirizzo parziale trovato nella tlb l2\_shared (ovvero la traduzione parziale del livello L2).

Inoltre grazie alla cache del page walker in questo caso non vi è bisogno neanche di accedere alla RAM, ma si trova la traduzione finale direttamente nella cache. Quindi, come prima, si inserisce la traduzione finale (L3) sia in tlb di primo livello itb, sia in tlb l2 shared.

```
7000: cpus.mmu.itb_walker: Beginning table walk for address 0x405c40, TCR:
0x32b5593519
7000: cpus.mmu.itb_walker: - Selecting TTBR0 (AArch64)
7000: cpus.mmu.itb_walker: Walk Cache hit: va=0x405c40, level=2, table
address=0xfbb8b000
7000: cpus.mmu.itb_walker: Fetching descriptor at address: 0xfbb8b028 stage2Reg: 0
7000: cpus.mmu.itb_walker: L3 descriptor for 0x405c40 is 0x200000fa687fd3 (AArch64)
7000: cpus.mmu.itb_walker: Analyzing L3 descriptor: 0x200000fa687fd3, pxn: 1, xn: 0,
ap: 3, af: 1, type: 3
7000: cpus.mmu.itb_walker: memAttrsAArch64 AttrIndx:0x4 sh:0x3
7000: cpus.mmu.itb_walker: Inserting Page descriptor into TLB
7000: cpus.mmu.itb_walker: - N:12 pfn:0xfa687 size:0xfff qlobal:0 valid:1
7000: cpus.mmu.itb_walker: - vpn:0x405 xn:0 pxn:1 ap:3 domain:1 asid:11 vmid:0 hyp:0
nc:0 ns:1
7000: cpus.mmu.itb_walker: - domain from L3 desc:1 data:0x200000fa687fd3
7000: cpus.mmu.itb_walker:
La table walk ha finito, inserisco la entry trovata
7000: cpus.mmu.itb: Inserting entry into TLB with pfn:0xfa687 size:0xfff vpn: 0x405
asid:11 vmid:0 N:12 global:0 valid:1 nc:0 xn:0 ap:0x3 domain:0x1 ns:1 nstid:1 isHyp:0
7000: cpus.mmu.12_shared: Inserting entry into TLB with pfn:0xfa687 size:0xfff vpn:
0x405 asid:11 vmid:0 N:12 qlobal:0 valid:1 nc:0 xn:0 ap:0x3 domain:0x1 ns:1 nstid:1
isHyp:0
7000: cpus.mmu.itb: Lookup 0x405c40, asn 0xb -> hit vmn <math>0x0 hyp 0 secure 0 ppn
```

0xfa687 size: 0xfff pa: 0xfa687c40 ap:3 ns:1 nstid:1 q:0 asid: 11 el: 0

Lo stage 2 non viene mai invocato poichè la full system viene eseguita senza un hypervisor al di sotto del sistema operativo che usiamo per eseguire il programma, quindi viene usato solo lo stage 1.

Come eseguire una simulazione full system

```
42 import m5
43 from m5.objects import Root
45 from m5.objects import (
      ArmDefaultRelease.
46
47
      VExpress GEM5 Foundation,
48)
49
50 from gem5.components.cachehierarchies.ruby.mesi two level cache hierarchy import (
      MESITwoLevelCacheHierarchy,
52)
53 from gem5.coherence_protocol import CoherenceProtocol
54 from gem5.components.boards.arm_board import ArmBoard
55 from gem5.components.memory import DualChannelDDR4 2400
56 from gem5.components.processors.cpu types import CPUTypes
57 from gem5.components.processors.simple switchable processor import (
      SimpleSwitchableProcessor.
58
59)
60 from gem5.isas import ISA
61 from gem5.resources.resource import DiskImageResource, KernelResource, BootloaderResource
62 from gem5.simulate.simulator import Simulator
63 from gem5.utils.requires import requires
64
65 # This runs a check to ensure the gem5 binary is compiled for ARM and the
66 # protocol is CHI.
67 requires(
      isa required=ISA.ARM.
68
      coherence protocol required=CoherenceProtocol.MESI TWO LEVEL,
70)
72 # Here we setup the parameters of the l1 and l2 caches.
73 cache hierarchy = MESITwoLevelCacheHierarchy(
74
     l1d size="32kB",
     l1d assoc=8,
     l1i size="32kB",
76
77
     l1i assoc=8,
     l2_size="256kB",
78
     l2 assoc=16.
79
80
      num 12 banks=2.
```

81)

```
83 # Memory: Dual Channel DDR4 2400 DRAM device.
85 memory = DualChannelDDR4 2400(size="2GB")
86
87 # Here we setup the processor. We use a simple TIMING processor. The config
88 # script was also tested with ATOMIC processor.
90 processor = SimpleSwitchableProcessor(
       starting core type = CPUTypes.ATOMIC,
       switch core type=CPUTypes.TIMING,
93
       #switch core type=CPUTypes.03,
       #switch core type=CPUTypes.MINOR,
94
       isa=ISA.ARM.
95
96
       num_cores=3
97)
98
99 # The ArmBoard requires a 'release' to be specified. This adds all the
100 # extensions or features to the system. We are setting this to Armv8
101 # (ArmDefaultRelease) in this example config script.
102 release = ArmDefaultRelease()
104 # The platform sets up the memory ranges of all the on-chip and off-chip
105 # devices present on the ARM system.
107 platform = VExpress GEM5 Foundation()
108
109 # Here we setup the board. The ArmBoard allows for Full-System ARM simulations.
110
111 board = ArmBoard(
       clk freq="3GHz",
113
       processor=processor,
114
       memory=memory.
115
       cache hierarchy=cache hierarchy.
       release=release.
116
117
       platform=platform,
118)
119
120 # Here we set a full system workload. The "arm64-ubuntu-20.04-boot" boots
121 # Ubuntu 20.04.
```

```
122
123 board.set kernel disk workload(
       kernel=KernelResource("/home/francio/Documents/gem5/tests/test-progs/binaries/arm64-linux-kernel-5.4.49"),
124
       disk_image=DiskImageResource("/home/francio/Documents/gem5/tests/test-progs/disks/arm64-ubuntu-20.04-img", root_partition="1"),
125
       bootloader=BootloaderResource("/home/francio/Documents/gem5/tests/test-progs/binaries/arm64-bootloader-foundation"),
126
127)
128
129 # We define the system with the aforementioned system defined.
130
131 simulator = Simulator(board=board)
132
133 # Once the system successfully boots, it encounters an
134 # `m5 exit instruction encountered`. We stop the simulation then. When the
```

135 # simulation has ended you may inspect `m5out/board.terminal` to see

136 # the stdout.

138 simulator.run()

Prima di eseguire la simulazione, bisogna caricare il programma che vogliamo eseguire sulla disk image:

1) Per caricare il programma che andrà eseguito eseguo il comando "sudo mount -o loop,offset=[numero\_ofst] [immagine\_del\_disco] /mnt/myimg"

A questo punto verranno stampate le informazioni sulle partizioni presenti in quella disk image (sotto la colonna "Number") con il loro relativo offset (sotto la colonna "Start"), insieme ad altre informazioni come dimension "Size", tipo di partizione "File", ecc.

#### Comando per la cross compilazione:

[path\_to\_cross\_compiler]/riscv\_toolchain/bin/riscv64-unknown-linux-gnu-gcc -static [path\_to\_c\_code] -o eseguibile -I gem5/include -L [path\_to\_gem5]/gem5/util/m5/build/riscv/out -lm5

- -l per specificare un altro path per gli header files
- -L per specificare un altro path dove sono contenute delle librerie
- static per il linking statico delle librerie

Per sfruttare i checkpoint, dopo aver aggiunto in /sbin il file per le m5 tools, modificare il file rcS (run control file, single user) inserendo le righe:

```
m5 checkpoint

m5 readfile > /root/prova
if [ -s /root/prova ]; then
    # if the file is not empty, execute it
    chmod +x /root/prova
    /root/prova
    m5 exit
fi
```

Concorrenza e data racing...